[1]
J. G. Simancas y J. C. Ortiz, «Modelo computacional de un modulador ∑-∆ de 2° orden para la generación de señales de prueba en circuitos integrados analógicos», ingeuan, vol. 5, n.º 9, dic. 2014.